集FPGA和ASIC所長:賽靈思Zynq RFSoC DFE是5G大規(guī)模部署替代方案

11月17日消息(林想)為了滿足不斷演進的5G NR無線應用標準和5G多樣化的需求,賽靈思推出 ZynqRFSoC DFE。

日前,賽靈思有線與無線事業(yè)部高級總監(jiān)Gilles Garcia接受媒體采訪時表示,ZynqRFSoC DFE是一類全新的具有突破性意義的自適應無線電平臺,集合集FPGA和ASIC兩者所長,是5G大規(guī)模部署的替代方案。

四大特點滿足5G復雜需求

與4G相比,5G將更加復雜且包含多種多樣的用例和新興需求。

據Gilles Garcia介紹,在大規(guī)模機器類通信,低發(fā)射功率、100x連接設備;增強型移動寬帶對頻譜效率、新頻譜帶提出更多要求;超可靠、低時延通信則需要確定性時延和低錯誤率。這就需要自適應平臺來支持多種多樣用例的演進發(fā)展。

與此同時,5G市場變革催生出新的運營商和提供商。原來的4G市場只包含移動數據一種用例,運營商主要向消費者銷售數據、運營商與傳統(tǒng)硬件OEM廠商建立網絡。為了擺脫4G市場“僵化”現(xiàn)狀,5G被寄予厚望。

Gilles Garcia指出,5G將帶來新的商業(yè)模式和競爭。O-RAN和TIP正在打破現(xiàn)有的商業(yè)模式,催生出規(guī)模更小、更多樣化的供應商;顛覆性的運營商、MVNO、有線電視和衛(wèi)星電視正在獲取頻譜成為移動運營商;此外私有網絡將充分利用5G的優(yōu)勢為企業(yè)客戶打造獨特的解決方案。

為滿足上述特殊需求,賽靈思史上首次推出這樣一款硬化應用專用IP多于自適應邏輯的無線電平臺--Zynq RFSoC DFE。

據Gilles Garcia介紹,Zynq RFSoC DFE具有四大特點,可以滿足5G的多樣化需求以及日益提高的復雜性。

帶寬增加,單位功耗性能要求提高,Zynq RFSoC DFE硬化的無線電內核改善了性能和功耗,使其能與ASIC相媲美;

帶有O-RAN的分解RAN,Zynq RFSoC DFE允許在無線電單元和分布式單元之間靈活地分割基帶處理;

需要4G和5G并行,Zynq RFSoC DFE可在單個無線電單位上為多模式(LTE和5G)和RAN共享提供支持;

頻譜在不斷變化,Zynq RFSoC DFE在FR1和優(yōu)化毫米波接口中提供直接RF多頻段(三頻段)。

集FPGA和ASIC兩者所長

隨著5G商業(yè)部署和新用例持續(xù)演進,對于整個供應鏈而言,如何為供應商提供靈活的組件以創(chuàng)建具有成本效益、適應性強且面向未來的設備十分關鍵。尤其是Open RAN,其在這方面的要求更高,靈活的設計對其成功至關重要。

賽靈思一直是O-RAN聯(lián)盟的活躍成員,同時也是5G移動網絡3GPP規(guī)格的制定方之一。今年7月29日,賽靈思宣布加入Open RAN政策聯(lián)盟,支持Open RAN 5G技術的開發(fā)和部署。Gilles Garcia指出,Zynq RFSoC DFE實現(xiàn)了硬化和自適應可編程邏輯之間的平衡,是一款兼具通常ASIC才具有的成本優(yōu)勢以及 FPGA才擁有的設計靈活性和定制化優(yōu)勢的獨特產品。

“5G的演進發(fā)展和多樣化的用例模糊了ASIC策略,ASIC經濟學并不總是可行。”Gilles Garcia進一步指出,因為,5G的市場容量非常大,而且有很多不同的用例和要求,只有少數幾個ASIC已經沒有辦法滿足用戶各種各樣多樣化的要求。此外,5G時代的ASIC NRE成本比4G時代高出3倍;利基市場和用例無法證明ASIC的合理性;2年以上 ASIC周期太長。

同時Gilles Garcia指出,預計未來10年的5G升級,不清楚5G NR部署要求將如何變化;ASIC 將針對多種無線電版本并行啟動,所以,Zynq RFSoC DFE是大規(guī)模部署的替代方案。

“Zynq RFSoC DFE,集合了FPGA和ASIC的長處,實現(xiàn)了兩個領域的最佳平衡。”Gilles Garcia指出,它是一種新型的產品,集成了無線的硬化的IP,而且能夠實現(xiàn)兩倍的單位功耗性能,極具競爭力,同時又保留了賽靈思FPGA的基因。

據悉,Zynq RFSoC DFE的硬化無線電子系統(tǒng)已經驗證過的兼容3GPP標準的硬化無線電內核;基于已部署且經過現(xiàn)場驗證的賽靈思軟IP;可針對4G LTE、5G NR和定制需求進行配置。此外,與上一代產品相比,Zynq RFSoC DFE將單位功耗性能提升高達兩倍,并且能夠從小蜂窩擴展至大規(guī)模 MIMO( mMIMO )宏蜂窩。

Gilles Garcia指出,該解決方案是業(yè)界唯一一款直接RF采樣平臺,能夠在所有FR1頻帶和新興頻帶(最高可達 7.125GHz)內實現(xiàn)載波聚合/共享、多模式、多頻帶400MHz 瞬時帶寬。當用作毫米波中頻收發(fā)器時,Zynq RFSoC DFE可提供高達1600 MHz的瞬時帶寬。

此外,Zynq RFSoC DFE的架構支持客戶繞過或定制硬化的IP模塊。例如,客戶既可以利用支持現(xiàn)有和新興GaN Pas的賽靈思經現(xiàn)場驗證的DPD,也可以插入其自有的獨特DPD IP。

Gilles Garcia最后透露,目前賽靈思現(xiàn)已面向早期試用客戶提供 Zynq RFSoC DFE 設計文檔和技術支持,大批量供貨預計從2021年上半年開始。

極客網企業(yè)會員

免責聲明:本網站內容主要來自原創(chuàng)、合作伙伴供稿和第三方自媒體作者投稿,凡在本網站出現(xiàn)的信息,均僅供參考。本網站將盡力確保所提供信息的準確性及可靠性,但不保證有關資料的準確性及可靠性,讀者在使用前請進一步核實,并對任何自主決定的行為負責。本網站對有關資料所引致的錯誤、不確或遺漏,概不負任何法律責任。任何單位或個人認為本網站中的網頁或鏈接內容可能涉嫌侵犯其知識產權或存在不實內容時,應及時向本網站提出書面權利通知或不實情況說明,并提供身份證明、權屬證明及詳細侵權或不實情況證明。本網站在收到上述法律文件后,將會依法盡快聯(lián)系相關文章源頭核實,溝通刪除相關內容或斷開相關鏈接。

2020-11-17
集FPGA和ASIC所長:賽靈思Zynq RFSoC DFE是5G大規(guī)模部署替代方案
集FPGA和ASIC所長:賽靈思Zynq RFSoC DFE是5G大規(guī)模部署替代方案,C114訊 11月17日消息(林想)為了滿足不斷演進的5G NR無線應用標準和5G多樣化的需求,賽靈

長按掃碼 閱讀全文